]> xenbits.xensource.com Git - qemu-xen.git/commitdiff
target-ppc: Don't invalidate non-supported msr bits
authorKurban Mallachiev <mallachiev@ispras.ru>
Wed, 29 Nov 2017 16:22:19 +0000 (19:22 +0300)
committerDavid Gibson <david@gibson.dropbear.id.au>
Thu, 30 Nov 2017 03:56:42 +0000 (14:56 +1100)
The msr invalidation code (commits 993eb and 2360b) inverts all
bits except MSR_TGPR and MSR_HVB. On non PowerPC 601 processors
this leads to incorrect change of excp_prefix in hreg_store_msr()
function. The problem is that new msr value get multiplied by msr_mask
and inverted msr does not, thus values of MSR_EP bit in new msr value
and inverted msr are distinct, so that excp_prefix changes but should
not.

Signed-off-by: Kurban Mallachiev <mallachiev@ispras.ru>
Signed-off-by: David Gibson <david@gibson.dropbear.id.au>
target/ppc/machine.c

index 24117e8f314f800f650c19955806dae25832c792..e475206c6a6deb142bdb93b14cdec91930aa935e 100644 (file)
@@ -300,9 +300,9 @@ static int cpu_post_load(void *opaque, int version_id)
         ppc_store_sdr1(env, env->spr[SPR_SDR1]);
     }
 
-    /* Invalidate all msr bits except MSR_TGPR/MSR_HVB before restoring */
+    /* Invalidate all supported msr bits except MSR_TGPR/MSR_HVB before restoring */
     msr = env->msr;
-    env->msr ^= ~((1ULL << MSR_TGPR) | MSR_HVB);
+    env->msr ^= env->msr_mask & ~((1ULL << MSR_TGPR) | MSR_HVB);
     ppc_store_msr(env, msr);
 
     hreg_compute_mem_idx(env);